热门站点| 世界资料网 | 专利资料网 | 世界资料网论坛
收藏本站| 设为首页| 首页

JB/T 7112-2000 集合式高电压并联电容器

作者:标准资料网 时间:2024-05-15 22:25:31  浏览:9860   来源:标准资料网
下载地址: 点击此处下载
基本信息
标准名称:集合式高电压并联电容器
英文名称:High voltage shunt capacitor of the assembling type
中标分类: 电工 >> 输变电设备 >> 电力电容器
ICS分类: 电子学 >> 电容器 >> 电力电容器
替代情况:JB 7112-1993
发布部门:中华人民共和国机械工业部
发布日期:2000-04-24
实施日期:2000-01-10
首发日期:1900-01-01
作废日期:1900-01-01
提出单位:全国电力电容器标准化技术委员会
归口单位:全国电力电容器标准化技术委员会
起草单位:西安电力电容器研究所、无锡电力电容器厂
起草人:沈文琪、扬一民
出版社:机械工业出版社
出版日期:2000-01-10
页数:20页
适用范围

本标准规定了集合式高电压并联电容器的范围、定义、分类、技术要求、试验方法、检验规则、标志、包装、起吊、运输和贮存、安全要求等。
本标准适用于并联连接于频率50 Hz或60 Ha,额定电压高于1 kV的交流电力系统中,用来改善功率因数的内部充满绝缘油的集合式高电压并联电容器(以下简称“电容器”)。

前言

没有内容

目录

没有内容

引用标准

没有内容

所属分类: 电工 输变电设备 电力电容器 电子学 电容器 电力电容器
下载地址: 点击此处下载
【英文标准名称】:TerrestrialTrunkedRadio(TETRA)-Conformancetestingspecification-Part2:ProtocoltestingspecificationforVoiceplusData(V+D);Sub-part4:AbstractTestSuite(ATS)forMediumAccessControl(MAC)(EndorsementoftheEnglishversionETS300394-
【原文标准名称】:地面主干线广播(TETRA).一致性试验规范.第2部分:语音加数据(V+D)用协议试验规范.第4子部分:媒体存取控制用抽象试验序列(ATS)(英文版本核准本ETS300394-2-4:1998作为德国标准)
【标准号】:DINETS300394-2-4-1999
【标准状态】:现行
【国别】:德国
【发布日期】:1999-07
【实施或试行日期】:
【发布单位】:德国标准化学会(DIN)
【起草单位】:
【标准类型】:()
【标准水平】:()
【中文主题词】:电信;无线电设备;试验要求;无线通信业务;无线电广播网;媒体通路控制;语音传输;控制规程;数据传送;多路存取计算机;检验规范;合格试验
【英文主题词】:
【摘要】:ThedocumentcontainstheAbstractTestSuite(ATS)totesttheTETRAMediumAccessControl(MAC)layer.
【中国标准分类号】:M36
【国际标准分类号】:33_070_10
【页数】:1P;A4
【正文语种】:德语


Product Code:SAE AS5652
Title:10 Megabit/Sec Network Configuration Digital Time Division Command/Response Multiplex Data Bus
Issuing Committee:As-1a Avionic Networks Committee
Scope:This SAE Aerospace Standard (AS) contains requirements for a digital time division command/response multiplex data bus, for use in systems integration that is functionally similar to MIL-STD-1553B with Notice 2 but with a star topology and some deleted functionality. Even with the use of this document, differences may exist between multiplex data buses in different system applications due to particular application requirements and the options allowed in this document. The system designer must recognize this fact and design the multiplex bus controller (BC) hardware and software to accommodate such differences. These designer selected options must exist to allow the necessary flexibility in the design of specific multiplex systems in order to provide for the control mechanism, architectural redundancy, degradation concept, and traffic patterns peculiar to the specific application requirements.

版权声明:所有资料均为作者提供或网友推荐收集整理而来,仅供爱好者学习和研究使用,版权归原作者所有。
如本站内容有侵犯您的合法权益,请和我们取得联系,我们将立即改正或删除。
京ICP备14017250号-1